在EDU BF53x 板上,CPLD内部做了个时钟分频,把25MHz 的输入时钟分频为12.5MHz, 然后一端给BF533的PPI CLK接口,一端给CH7024视频时钟接口。如果不要CPLD,只需要供个时钟就可以了,这个时钟的频率与你CH7024的IIC配置有关,可以用软件生成,资料里面有个文档会有配置方法的介绍。
代码中主要是改CH7024初始化配置,还有就是你可以把CPLD配置的函数删除,其他的不用改什么。
PPICLK时钟频率与你根据你的输入图像尺寸有关,输入图像尺寸越大,需要的频率越高,你可以用软件生成一下看看。